Priodweddau Cynnyrch
MATH | DISGRIFWCH |
Categori | Cylchdaith Integredig (IC) Wedi'i fewnosod - CPLD (Dyfais Rhesymeg Rhaglenadwy Cymhleth) |
gwneuthurwr | AMD Xilinx |
cyfres | XC9500XL |
Pecyn | hambwrdd |
statws cynnyrch | mewn stoc |
Math rhaglenadwy | Rhaglenadwy yn y system (o leiaf 10,000 o gylchoedd rhaglen/dileu) |
Amser oedi tpd(1) uchafswm | 10ns |
Foltedd Cyflenwi - Mewnol | 3V ~ 3.6V |
Nifer o elfennau/blociau rhesymeg | 4 |
nifer y macrogellau | 72 |
Rhif porth | 1600 |
Dwi/O yn cyfri | 38 |
Tymheredd gweithredu | 0°C ~ 70°C (TA) |
math gosod | Math Mount Arwyneb |
Pecyn / Amgaead | 48-FBGA, CSPBGA |
Pecynnu Dyfais Cyflenwr | 48-CSBGA (7×7) |
Rhif cynnyrch sylfaenol | XC9572 |
Dogfennaeth A'r Cyfryngau
MATH O ADNODDAU | CYSYLLTIAD |
Manylebau | Taflen Ddata XC9572XL Teulu XC9500XL |
Gwybodaeth amgylcheddol | Xiliinx RoHS3 Tyst Xilinx REACH211 Cert |
Manylebau HTML | Teulu XC9500XL Taflen Ddata XC9572XL |
Dosbarthiad Amgylchedd Ac Allforio
NODWEDDION | DISGRIFWCH |
Statws RoHS | Ddim yn cydymffurfio â RoHS |
Lefel Sensitifrwydd Lleithder (MSL) | 3 (168 awr) |
Statws REACH | Cynhyrchion nad ydynt yn REACH |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |